12月2日消息 根据WCCFTECH的报道,早在Skylake微架构发布时,英特尔就开始在HEDT系列处理器中调整其CPU的缓存结构。现在根据Geekbench的说法,英特尔即将发布的10nm Tiger Lake移动处理器也将进行类似的缓存结构调整。

据介绍,在Skylake-X的HEDT处理器中,英特尔减少了L3缓存而增加了低延迟的L2缓存。在Tiger Lake-Y系列处理器中,英特尔可能会在L1、L2和L3缓存上带来全面改进。以前,移动和桌面CPU采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动CPU的效率。
根据Geekbench的数据,Tiger Lake-Y 有4个核心和8个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,280KB的L2缓存,L2缓存总量达到了5,120KB,相比前代实现了400%的提升,除此之外L3高速缓存也总共增加了12MB。
在L1高速缓存方面,英特尔已经将L1指令高速缓存的大小提高到了48KB,但是L1数据高速缓存仍然是32KB。外媒预测,Tiger Lake有望带来PCIe 4.0新特性和Intel Xe 核显。
特别提醒:本网内容转载自其他媒体,目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,并请自行核实相关内容。本站不承担此类作品侵权行为的直接责任及连带责任。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。
站长资讯网